Fechar

1. Identificação
Tipo de ReferênciaArtigo em Evento (Conference Proceedings)
Sitemtc-m16c.sid.inpe.br
Código do Detentorisadg {BR SPINPE} ibi 8JMKD3MGPCW/3DT298S
Identificador8JMKD3MGP8W/34C9N4E
Repositóriosid.inpe.br/mtc-m18@80/2008/12.09.11.59
Última Atualização2020:09.30.17.51.51 (UTC) marciana
Repositório de Metadadossid.inpe.br/mtc-m18@80/2008/12.09.11.59.36
Última Atualização dos Metadados2020:09.30.17.51.52 (UTC) marciana
Chave SecundáriaINPE--PRE/
Rótuloself-archiving-INPE-MCTIC-GOV-BR
Chave de CitaçãoStraussSawa:2008:CoBaFp
TítuloUm correlacionador baseado em fpga para o bda
Ano2008
Data de Acesso06 maio 2024
Tipo SecundárioPRE CN
Número de Arquivos1
Tamanho41 KiB
2. Contextualização
Autor1 Strauss, César
2 Sawant, Hanumant Shankar
Grupo1 DAS-CEA-INPE-MCT-BR
2 DAS-CEA-INPE-MCT-BR
Afiliação1 Instituto Nacional de Pesquisas Espaciais (INPE)
2 Instituto Nacional de Pesquisas Espaciais (INPE)
Nome do EventoReunião Anual da Sociedade Astronômica Brasileira, 34.
Localização do EventoPassa Quatro, MG
Data7 a 11 set.
Título do LivroAnais
Histórico (UTC)2008-12-09 11:59:36 :: simone -> administrator ::
2018-06-04 04:05:55 :: administrator -> marciana :: 2008
3. Conteúdo e estrutura
É a matriz ou uma cópia?é a matriz
Estágio do Conteúdoconcluido
Transferível1
Tipo do ConteúdoExternal Contribution
Tipo de Versãopublisher
ResumoFoi desenvolvido um correlacionador baseado em FPGA (Field Programmable Gate Array) para o Brazilian Decimetric Array (BDA). FPGAs são mais flexíveis que circuitos integrados específicos e seu uso torna o desenvolvimento mais barato. Ao mesmo tempo, eles ultrapassam o desempenho dos processadores convencionais em tarefas altamente paralelas. Descreve-se um sistema de correlacionador de três níveis para seis antenas, consistindo de uma placa digitalizadora, uma placa de FPGA e a interface de comunicação. Até o momento, foram feitas simulações e testes de laboratório. Nas simulações, apresentou-se dados sintéticos e executou-se o algoritmo de correlação num simulador de FPGA. No teste de laboratório, a placa de FPGA foi programada para receber os dados sintéticos e processá-los. Em todos os casos, obteve-se um resultado que coincidiu numericamente com os valores esperados. Isso nos dá confiança para prosseguir com os testes no BDA, assim que a placa digitalizadora estiver operacional.
ÁreaCEA
Arranjourlib.net > BDMCI > Fonds > Produção anterior à 2021 > DIDAS > Um correlacionador baseado...
Conteúdo da Pasta docacessar
Conteúdo da Pasta sourcenão têm arquivos
Conteúdo da Pasta agreementnão têm arquivos
4. Condições de acesso e uso
URL dos dadoshttp://urlib.net/ibi/8JMKD3MGP8W/34C9N4E
URL dos dados zipadoshttp://urlib.net/zip/8JMKD3MGP8W/34C9N4E
Idiomapt
Arquivo Alvostrauss_um correlacionador.pdf
Grupo de Usuáriossimone
administrator
Visibilidadeshown
Permissão de Leituraallow from all
Permissão de Atualizaçãonão transferida
5. Fontes relacionadas
Unidades Imediatamente Superiores8JMKD3MGPCW/3ETR8EH
Acervo Hospedeirosid.inpe.br/mtc-m18@80/2008/03.17.15.17
6. Notas
Campos Vaziosarchivingpolicy archivist callnumber copyholder copyright creatorhistory descriptionlevel dissemination doi e-mailaddress edition editor electronicmailaddress format isbn issn keywords lineage mark mirrorrepository nextedition notes numberofvolumes orcid organization pages parameterlist parentrepositories previousedition previouslowerunit progress project publisher publisheraddress readergroup resumeid rightsholder schedulinginformation secondarydate secondarymark serieseditor session shorttitle sponsor subject tertiarymark tertiarytype type url volume
7. Controle da descrição
e-Mail (login)marciana
atualizar 


Fechar